電子基礎實習(二)(D1094171)
上課期間:從 即日起 到 無限期
LINE分享功能只支援行動裝置
課程介紹
課程安排
http://www.lhu.edu.tw/class_intro/EL/EL21308.htm
-
數位電路復習
-
Simplified FPGA Architecture
-
FPGA原理-1
-
FPGA原理-2
-
加減乘除電路
-
鍵盤掃描
-
演算法狀態機
-
頻譜儀原理
-
1.1 verilog 模組
-
1.2 verilog Gate
-
1.3 verilog 組合電路(結構)_MUX
-
1.4 verilog 組合電路(結構)_MUX_nested
-
1.5 verilog 組合電路(結構)_decoder
-
1.6 verilog 組合電路(結構)_LUT_1
-
1.7 verilog 組合電路(結構)_LUT_2
-
1.8 verilog 組合電路(結構)_MUX
-
1.9 verilog 組合電路(結構)_unsigned_Arithmatic
-
1.10 verilog 組合電路(結構)_signed_Arithmatic
-
1.11 verilog 組合電路(結構)_concatenation_rotate
-
2.1 verilog 組合電路(行為)_always
-
2.2 verilog 組合電路(行為)_if_else_MUX
-
2.3 verilog 組合電路(行為)_if_else_nested
-
2.4 verilog 組合電路(行為)_case_decoder
-
2.5 verilog 組合電路(行為)_case_LUT
-
2.6 verilog 組合電路(行為)_case_MUX
-
2.7 verilog 組合電路(行為)_Latch
-
2.8 verilog 組合電路(行為)_Sequential init
-
2.9 verilog 組合電路(行為)_decoder
-
2.10 verilog 組合電路(行為)_encoder
-
2.11 verilog 組合電路(行為)_priority encoder
-
2.12 verilog 組合電路(行為)_case_summary
-
2.13 verilog 組合電路(行為)_ALU
-
3.1 verilog RTL_Reg
-
3.2 verilog RTL_multibit_Reg
-
3.3 verilog RTL_blocking
-
3.4 verilog RTL_nonblocking
-
3.5 verilog RTL_Reg+MUX_1
-
3.6 verilog RTL_Reg+MUX_2
-
3.7 verilog RTL_DeMUX
-
3.8 verilog RTL_counter
-
3.9 verilog RTL_counter_with_bounds
-
3.10 verilog RTL_up_down_counter
-
3.11 verilog RTL_CPU
-
3.12 verilog RTL_pipeline_1
-
3.12 verilog RTL_pipeline_2
-
3.13 verilog RTL_Handshake
-
3.14 verilog RTL_GPIO
-
4.1 verilog FSM
-
4.2 verilog FSM_Automatic seller
教師 / 闕河立